0% Complete
صفحه اصلی
/
پنجمین کنفرانس بین المللی میکروالکترونیک ایران
طراحی و شبیهسازی جمع کننده 64 بیتی سریع با استفاده از ترانزیستورهای نانو لوله کربنی (CNTFET)
نویسندگان :
علیرضا جعفری تازه کند
1
جواد جاویدان
2
1- دانشگاه محقق اردبیلی
2- دانشگاه محقق اردبیلی
کلمات کلیدی :
تمام جمع کننده،جمع کننده انتخاب رقم نقلی،جمع کننده پیشوند موازی،CNTFET
چکیده :
در این مقاله جمع کننده 64 بیتی با ساختار جدید مبتنی بر ترانزیستورهای نانو لوله کربنی طراحی شده است علاوه بر ساختار جدید پیشنهادی میتوان با تنظیم پارامترهای ترانزیستورهای نانو لوله کربنی، جمع کنندهنهایی را از نظر مساحت و سرعت بهینه کرد. در این مقاله دو ساختار برای جمع کننده 64 بیتی ارائه شده است که این ساختارها نسبت به طرحهای پیشین دارای سرعت بالا هستند. در طرح اول با استفاده از جمع کنندههای پیشوند موازی و روش kogge-stone و جمع کنندههای انتخاب رقم نقلی مبتنی بر مالتی پلکسر و با گروه بندی تعداد بیتها یک جمع کننده سریع ارائه شده است. در طرح دوم نیز به گونهای کار شده که با حذف قسمتهایی از kogge-stone و ترکیب جمع کنندههای انتخاب رقم نقلی و kogge-stone ، مساحت نسبت به طرح اول بهبود چشمگیری داشته است همچنین سرعت و توان مصرفی نیز بهبود نسبی نسبت به طرح اول دارد.
لیست مقالات
لیست مقالات بایگانی شده
A Novel Approach for Offline and Online Application-Dependent testing of FPGA interconnects
Ahmad Menbari - Hemn Rahimi - Hadi Jahanirad
Design and Simulation of a 2.4 GHz Class E Power Amplifier With High PAE and Linearity Improvement in 0.13μm CMOS Technology
Hamidreza Taghavi gharaghaji - Morteza Mojarad
طراحی آنتن پچ تراهرتز قابل تنظیم با استفاده از سوییچهای گرافنی برای کاربردهای گسترده فرکانسی
امیر امینی - موسی عبداله وند یاجلو - مهدی نوشیار
Study of Nanoscale Material NEMS Resonant Pressure Sensors: Simulation and Comparison
Amir Noroolahi - Abolfazl Hosseini
A 20-watt High Efficiency Power Amplifier with More Than Two-Octave Bandwith and ±1 dB Gain Flatness
Marzieh Chegini - Mahmoud Kamarei
A Low-Noise Amplifier with Bandwidth Extension and Noise Cancellation for 5G Receivers
Pardis Javanbakht - Mortaza Mojarad
Impact of Geometrical and Process Design Parameters on the Performance of Schottky Barrier Reconfigurable Field Effect Transistor
Hamid Reza Heydari - Zahra Ahangari - Hamed Nematian - Kian Ebrahim Kafoori
High-Speed Approximate Addition with Half Adder-Based Multi-Stage Architecture
Haniyeh Bazleh - Hadiseh Babazadeh
طراحی نوسانگر ولتاژ پایین با کمترین نویزفاز گزارش شده در ناحیه 1/f^3 در فرکانس 3.6 گیگاهرتز
ریحانه عسکرزاده طرقبه - فاطمه اکبر - علی فتوت احمدی
Circuit Analysis and Design of a Low-Noise SiGe:C HBT Amplifier with Enhanced Input Matching
Sedighe Babaei Sedaghat - Mortaza Mojarad - Fateme Zadehpariza
بیشتر
ثمین همایش، سامانه مدیریت کنفرانس ها و جشنواره ها - نگارش 42.6.0