0% Complete
صفحه اصلی
/
هفتمین کنفرانس بین المللی میکروالکترونیک ایران
طراحی شمارنده بالا پایین شمار سنکرون 8 بیتی بسیار سریع مبتنی بر شمارش در دولبه پالس ساعت با استفاده از ترانزیستورهای نانو لوله کربنی32 نانومتر
نویسندگان :
جواد جاویدان
1
1- دانشگاه محقق اردبیلی
کلمات کلیدی :
شمارنده سنکرون،شمارش دولبه،ترانزیستورنانو لوله کربنی،Kogge-Stone،Brent-Kung
چکیده :
در این مقاله یک شمارنده سنکرون هشت بیتی سریع طراحی شده است. دو ساختارجدید برای شمارنده مبتنی بر شمارش در دولبه پالس ساعت پیشنهاد شده است که برای پیاده سازی از ترانزیستورهای نانو لوله کربنی با تکنولوژی 32 nm استفاده می شود. ساختار اول با فلیپ فلاپ نوع T مبتنی بر تمام NAND و حساس به هردو لبه پالس ساعت پیشنهاد شده است. در ساختار دوم از جمع کننده های سریع Kogge-Stone یا Brent-Kung که در هر مرحله یک واحد به جمع اضافه می شود و در خروجی جمع کننده از فلیپ فلاپ نوع D که با دولبه کار می کند استفاده شده است. با توجه به محدودیت سرعت خود جمع کننده در ساختار داخلی آن تغییراتی برای کاهش تاخیر و توان مصرفی لحاظ شده است. شبیه سازی هر دو ساختار در نرم افزار Hspice انجام شده و نتایج ارائه شده است.
لیست مقالات
لیست مقالات بایگانی شده
Design and Fabrication of Carbon Nanoparticles-Based Sensor by Arc Discharge Method
Golsa Taghizadeh Afshari - Mohammad Taghi Ahmadi - Amir Fathi
Design and Numerical Assessment of a Novel Dielectrophoretic Microfluidic Chip to Separate CTCs
Fatemeh Ghaffari - Hadi Veladi
Design and Implementation of novel Microgrid Inverter
Amirhasan Sobhi - Alireza Zabihi - Sina Chartabi - Mina Salim
A Low-Power Bandgap Voltage Reference Circuit With Ultra-Low Temperature Coefficient
Elaheh Pakravan - Mortaza Mojarad - Behboud Mashoufi
Design of a Synchronous and Asynchronous Up/Down Quaternary Counter Using 32nm-CNTFET Technology
Javad Javidan
Light Trapping in InAsSb-based barrier Photodetectors for Enhanced Mid-Wave Infrared Bio-Medical Sensing: A Study on Jurkat Biomarker Detection
Maryam Shaveisi - Peiman Aliparast - Ng Sha Shiong
High-Speed Approximate Addition with Half Adder-Based Multi-Stage Architecture
Haniyeh Bazleh - Hadiseh Babazadeh
Frequency Response and Design Based on gm/ID of Amplifier in CNFET Technology
S. Mohammadali Zanjani - Mehdi Dolatshahi - Massoud Dousti - Zahra Alaie - Ata Jahangir Moshayedi - Arash Mehrabi
Design of a time difference amplifier using phase-locked loop circuit blocks
Sina Bakhshi - Mehdi Ehsanian
Design of Electrical Stimulation Circuit in 180 nm/1.8 V Standard CMOS Process
Askandar Nikzad - Mohammad Yavari - Amir Kashi
بیشتر
ثمین همایش، سامانه مدیریت کنفرانس ها و جشنواره ها - نگارش 42.6.0