آشنایی با معماری RISC-V
جلسه اول: معرفی معماری RISC-V و دلایل اهمیت آن
جلسه دوم: معرفی پردازنده منبع باز NeoRV32
دکتر علی آذرپیوند فارغ التحصیل کارشناسی سخت افزار دانشگاه صنعتی شریف و کارشناسی ارشد و دکتری معماری سیستمهای کامپیوتری از داشکده فنی دانشگاه تهران است. وی هم اکنون دانشیار گروه کامپیوتر دانشگاه زنجان و همکار دانشگاه صنعتی تالین به عنوان محقق ارشد میباشد و سابقه 6 دوره مدیریت انفورماتیک دانشگاه زنجان، 3 دوره مدریریت گروه کامپیوتر و یک دوره معونت پژوهشی دانشکده مهندسی را دارد و موسس و رییس مرکز تخصصی آپا دانشگاه زنجان میباشد. وی سابقه همکاری به عنوان طراح ارشد و مشاور طراحی سیستمهای دیجیتال در شرکتهای مختلف را دارد و همبنیان گذار سه شرکت دانش بنیان در زمینه طراحی و توسعه سیستمهای سخت افزاری و نرمافزاری بوده است. همچنین ایشان سابقه اانتخاب به عنوان محقق برتر دانشگاه زنجان در اجرای بیشترین طرحهای پژوهشی خارج از دانشگاه و همچنین اجرای موثرترین طرح پژوهشی دانشگاه به انتخاب وزارت عتف را دارد. علایق پژوهشی ایشان شامل طراحی شتاب دهندههای کارآ برای شبکههای عصبی عمیق با ملاحظات فشردهسازی، قابلیت اطمینان و امنیت، امنیت سخت افزار و درستی زنجان در حوزه امنیت، محاسبات تقریبی و پردازشگرهای سفارشی شده برای سیستمهای نهفته و کاربردهای لبه میباشد.
مهندس محمدمهدی چراغی دانشآموخته دوره لیسانس مهندسی مخابرات دانشگاه صنعتی اصفهان است. او مقطع کارشناسی ارشد را در رشته الکترونیک دیجیتال دانشگاه زنجان طی کرده است. موضوع پایاننامه او، اجرای بهینه شبکه عصبی بر روی پردازنده RISC-V بوده است. از نظر او، بخشی از مسیر آینده شبکه عصبی به پیادهسازی آن بر روی میکروکنترلرها و پردازندههای نهان اختصاص دارد. با این حال، محدودیتهای این پردازندهها، لزوم بازنگری در روشهای نرمافزاری و سختافزاری پردازش شبکه عصبی را برجسته میکند. در این میان، پیدایش معماری RISC-V و پردازندههای منبع باز آن، فرصت مناسبی را برای آزمودن ایدههای مختلف به روی علاقمندان این حوزه گشوده است.
آغاز پذیرش مقالات
1403/04/16پایان مهلت دریافت مقالات
1403/05/30اعلان نتایج داوری مقالات
1403/06/30 امروزارسال نسخه نهایی مقالات
1403/07/15 16 روزبرگزاری کنفرانس
1403/08/08 39 روز